当晶振遇到PCB线路板而产生的故事
来源:http://www.jinluodz.com 作者:jinluodz 2013年07月12
时不时会接到客户抱怨晶振与PCB布线不吻合,或晶振安装于板内后,而引起的不良或损坏。了解于此,我司研发技术部门根据此类问题,而得出的结论。
晶振和芯片的距离一般要尽量靠近,一般指的是无源晶振,那么有源晶振布线有什么要求吗?有源晶振能驱动多少个芯片呢?
有源晶振也不能输出接长线。
时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。
时钟布哪一层?
夹心层,其上下都是覆地
但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干。
1. Crystal下不可走線,電路儘量靠近chip端。
2. trace尽量短,与其他信號需20mil間距,最好使用ground trace與其他信號隔離.
3.Crystal底下尽量不要走线,如果实在要走線的話, 不能走線進Crystal pin脚周围50mil之內. 尤其避免高速讯号。.
晶振信号线尽可能短,需要包地(因为有噪声,本质就是怕它影响到别人,或者怕别人影响到他)。尽可能不穿孔,以为一个过孔会有0.5pF的寄生电容,另外,走线粗细要一致。
作个最简单的例子,如以下插件石英晶振49/S的布线图。

晶振和芯片的距离一般要尽量靠近,一般指的是无源晶振,那么有源晶振布线有什么要求吗?有源晶振能驱动多少个芯片呢?
有源晶振也不能输出接长线。
时钟源通常是系统中最严重的EMI辐射源,如果接长线,其结果是长线就成了天线,这在很多应用中是不准许的,所有时钟源都必须尽量靠近相关器件,必要时用多个时钟源,不得以下可以采用多层PCB将时钟连线屏蔽。有源晶振的输出一般是标准TTL规格,至于能驱动多少芯片要看这些芯片的特性。
时钟布哪一层?
夹心层,其上下都是覆地
但这种方法只有在不得以下为之,而且成本未必低于多时钟(多层PCB的价格明显高于双面板),要过某些强制标准的产品尽量不要这么干。
1. Crystal下不可走線,電路儘量靠近chip端。
2. trace尽量短,与其他信號需20mil間距,最好使用ground trace與其他信號隔離.
3.Crystal底下尽量不要走线,如果实在要走線的話, 不能走線進Crystal pin脚周围50mil之內. 尤其避免高速讯号。.
晶振信号线尽可能短,需要包地(因为有噪声,本质就是怕它影响到别人,或者怕别人影响到他)。尽可能不穿孔,以为一个过孔会有0.5pF的寄生电容,另外,走线粗细要一致。
作个最简单的例子,如以下插件石英晶振49/S的布线图。

正在载入评论数据...
相关资讯
- [2026-02-04]安碁科技汽车级晶体AEC-Q200标准...
- [2026-02-02]玛居礼HM系列展频晶体振荡器医疗...
- [2026-01-30]Jauch新型差分输出振荡器数据传...
- [2026-01-29]泰艺半导体OA-U系列高频高温环境...
- [2026-01-28]晶振振荡器中的IQD三剑客CMOS/H...
- [2026-01-27]Skyworks超低抖动时钟缓冲器是高...
- [2026-01-21]瑞萨晶振从AI起源到智能设备的领...
- [2026-01-21]瑞萨从硅芯片到软件RoXAIStudio...


业务经理
客服经理